文檔幫助中心
小芯片堆疊技術引領先進處理器市場,各科技大廠加入布局
來源:科技新報
堆疊技術生產的處理器不只出現超級計算機,甚至索尼PlayStation5,處理器大廠AMD客制處理器也使用此方式設計。蘋果MacStudio的M1Ultra處理器,以及數據中心高端服務器的英特爾PonteVecchio圖形處理器都采此技術。但小芯片處理器仍未現身行動裝置,因相當耗電,以英特爾PonteVecchio圖形處理器來說,雖然服務器運算能力突出,但高達600瓦耗能,使堆疊技術無法落實到一般行動裝置,如智能手機。
摩爾定律代表處理器發展以每兩年晶體管翻倍,但從納米進入埃米時代,技術克服越來越困難。要延續處理器性能提升發展,小芯片堆疊技術生產的處理器就成為解決方案之一。荷蘭半導體制造商艾司摩爾(ASML)已壟斷全球先進制程曝光機市場,2021年法說會指出,要處理器性能與面積再發展,只靠制程微縮會面臨瓶頸,必須堆疊架構才能達成。
以前生產堆棧架構處理器并不容易,除了必須精準控制每個芯片制程,還要用技術連結芯片,就像兩個單位必須有交通連結?,F在這些問題都能通過先進工藝和封裝技術解決,將分隔兩地的芯片以技術整合至處理器,再以先進封裝連結芯片,不但減少數據傳輸瓶頸,甚至提高運作效率,讓處理器性能大大提升。InternationalBusiness前高層指出,這就像是將兩地單位集中到一棟樓,減少三分之一電路空間,也讓溝通像搭電梯更快速。
建構處理器垂直架構核心,就在處理器各功能小芯片。每個小芯片透過堆疊整合至處理器,再以硅穿孔技術連結,完全封裝在處理器內,不需外部電路連結。小芯片溝通更快速,也能達到透過制程微縮生產處理器的運作性能。以英特爾PonteVecchio圖形處理器來說,每個圖形處理器都由63個小芯片連結。小芯片總堆疊面積為3,100平方公釐,含1000億個晶體管。相比筆電核心處理器面積不到150平方毫米,約PonteVecchio圖形處理器堆疊面積5%,卻約15億個晶體管,僅PonteVecchio圖形處理器1.5%,運算性能也由此可知。
除了運作性能,先進制程芯片生產成本高得令人咋舌,未來2納米制程芯片設計成本將超過28納米14倍。但小芯片堆疊處理器因每個小芯片都能以需要制程生產,不需要耗資高成本,即便多數桌機與筆電處理器都還沒以這方式生產,英特爾仍表示,堆疊大小芯片給予效率更好、成本更省的生產方式。英特爾競爭對手AMD已是小芯片堆疊技術領先者,透過處理器外加上存儲器,使小芯片堆疊技術處理器,運算性能高于傳統處理器。
EDA大廠ANSYS指出,小芯片堆棧市場需求過去僅個位數,現在增加20倍之多,甚至英特爾與AMD是競爭對手的半導體大廠也加入UniversalChipletInterconnectExpress(UCIe)聯盟,一同與Arm、臺積電、三星等推動標準與技術。越來越多科技大廠對小芯片堆疊技術有濃厚興趣,陸續加入自研芯片以發展業務,有谷歌、亞馬遜、微軟、特斯拉等。未來可期待從云端服務器到智能手機、游戲主機與自駕車等都能看到小芯片堆棧架構為主的處理器。
小芯片堆疊處理器預計超越傳統制程處理器,專家提醒,小芯片堆疊處理器除了提高性能,因不需接電路,甚至是生產軟性終端設備的利器,且有團隊正在研究。盡管小芯片堆疊處理器仍有許多困難待克服,但運算能量很難不讓人注意,摩爾定律延續下去也可能得靠它。小芯片堆疊處理器發展,還只是開始。